位置:DM74LS112AN > DM74LS112AN详情

DM74LS112AN中文资料

厂家型号

DM74LS112AN

文件大小

52Kbytes

页面数量

5

功能描述

Dual Negative-Edge-Triggered Master-Slave J-K Flip-Flop with Preset, Clear, and Complementary Outputs

触发器 Dl M-S J-K Flip-Flop

数据手册

原厂下载下载地址一下载地址二到原厂下载

简称

FAIRCHILD仙童半导体

生产厂商

Fairchild Semiconductor

中文名称

飞兆/仙童半导体公司官网

DM74LS112AN数据手册规格书PDF详情

General Description

This device contains two independent negative-edge-trig gered J-K flip-flops with complementary outputs. The J and K data is processed by the flip-flop on the falling edge of the clock pulse. The clock triggering occurs at a voltage level and is not directly related to the transition time of the falling edge of the clock pulse. Data on the J and K inputs may be changed while the clock is HIGH or LOW without affecting the outputs as long as the setup and hold times are not violated. A low logic level on the preset or clear inputs will set or reset the outputs regardless of the logic levels of the other inputs.

DM74LS112AN产品属性

  • 类型

    描述

  • 型号

    DM74LS112AN

  • 功能描述

    触发器 Dl M-S J-K Flip-Flop

  • RoHS

  • 制造商

    Texas Instruments

  • 电路数量

    2

  • 逻辑系列

    SN74

  • 逻辑类型

    D-Type Flip-Flop

  • 极性

    Inverting, Non-Inverting

  • 输入类型

    CMOS

  • 传播延迟时间

    4.4 ns

  • 高电平输出电流

    - 16 mA

  • 低电平输出电流

    16 mA

  • 电源电压-最大

    5.5 V

  • 最大工作温度

    + 85 C

  • 安装风格

    SMD/SMT

  • 封装/箱体

    X2SON-8

  • 封装

    Reel

更新时间:2025-10-7 10:31:00
供应商 型号 品牌 批号 封装 库存 备注 价格
FAIRCHILD
05+
原厂原装
5051
只做全新原装真实现货供应
FAIRCHILD
225
全新原装 货期两周
Fairchild/ON
22+
16DIP
9000
原厂渠道,现货配单
FAIRCHILD/仙童
24+
NA/
27
优势代理渠道,原装正品,可全系列订货开增值税票
ON Semiconductor
23+
16-DIP0.300,7.62mm
7300
专注配单,只做原装进口现货
onsemi
25+
16-PDIP
9350
独立分销商 公司只做原装 诚心经营 免费试样正品保证
ON/安森美
25+
电联咨询
7800
公司现货,提供拆样技术支持
FAIRCILD
22+
DIP-16
8000
原装正品支持实单
FSC
00+
DIP-16
17
一级代理,专注军工、汽车、医疗、工业、新能源、电力
FAI
DIP16
6500
一级代理 原装正品假一罚十价格优势长期供货