型号 功能描述 生产厂家&企业 LOGO 操作
ICS8430S10I-03

Clock Generator for Cavium Processors

General Description The 8430S10I-03 is a PLL-based clock generator specifically designed for Cavium Networks SoC processors. This high performance device is optimized to generate the processor core reference clock, the DDR reference clocks, the PCI/PCI-X bus clocks, and the clocks for both th

RENESAS

瑞萨

ICS8430S10I-03

Clock Generator for Cavium Processors

文件:1.08423 Mbytes Page:31 Pages

IDT

Clock Generator for Cavium Processors

General Description The 8430S10I-03 is a PLL-based clock generator specifically designed for Cavium Networks SoC processors. This high performance device is optimized to generate the processor core reference clock, the DDR reference clocks, the PCI/PCI-X bus clocks, and the clocks for both th

RENESAS

瑞萨

Clock Generator for Cavium Processors

文件:565.36 Kbytes Page:31 Pages

IDT

更新时间:2025-8-15 19:10:00
IC供应商 芯片型号 品牌 批号 封装 库存 备注 价格
ICS
24+
QFP
880000
明嘉莱只做原装正品现货
IDT
11+
LQFN48
105
一级代理,专注军工、汽车、医疗、工业、新能源、电力
IDT
21+
LQFN48
10000
原装现货假一罚十
ICS
23+
BGAQFP
8659
原装公司现货!原装正品价格优势.
ICS
24+
QFP
1500
ICS
24+
QFP
2987
绝对全新原装现货供应!
ICS
24+
QFP
2560
绝对原装!现货热卖!
ICS
23+
QFP
5000
原装正品,假一罚十
IDT
23+
LQFN48
8560
受权代理!全新原装现货特价热卖!
ICS
16+
QFP
2500
进口原装现货/价格优势!

ICS8430S10I-03数据表相关新闻

  • ICS8442AYLF

    ICS8442AYLF

    2023-5-23
  • ICS843002AKI-41LF

    1 Output 时钟合成器/抖动清除器 , 400 MHz 时钟合成器/抖动清除器 , 4 Output - 40 C 时钟合成器/抖动清除器 , 13.6 GHz 时钟合成器/抖动清除器 , TSSOP-64 + 70 C 0 C 时钟合成器/抖动清除器 , LMK04906 时钟合成器/抖动清除器

    2020-11-13
  • ICS950805AGT

    https://hch01.114ic.com/

    2020-11-13
  • ICS843002AKI-41LF

    1 Output 时钟合成器/抖动清除器 , LVCMOS, LVDS, LVPECL 时钟合成器/抖动清除器 , 6 Output 时钟合成器/抖动清除器 , + 125 C - 40 C 时钟合成器/抖动清除器 , 1570 MHz 时钟合成器/抖动清除器 , 1750 MHz 时钟合成器/抖动清除器

    2020-7-8
  • ICS91719AGT,ICS9176-01,ICS9248AF-101T,ICS9250AF-29T,ICS9250BF-19T-IBO

    ICS91719AGT,ICS9176-01,ICS9248AF-101T,ICS9250AF-29T,ICS9250BF-19T-IBO

    2020-2-26
  • ICS8344BY-01-缓冲器/驱动器

    概述 该ICS8344- 01是一种低电压,低歪斜扇出缓冲器和一个成员的HiPerClockS™高性能时钟解决方案系列,从集成电路。该ICS8344- 01的设计翻译任何差分信号水平的LVCMOS水平。该低阻抗的LVCMOS输出,用于驱动50Ω 串联或并联端接传输线。有效扇出可提高到48利用的能力输出,以驱动两个系列终止线。冗余时钟应用程序可以利用双时钟输入。对偶时钟输入还有助于进行板级测试。输出使是同步的,因而可省去矮时钟脉冲其中发生在异步启用和禁用输出。低的输出被禁止时。该ICS8344- 01的特点是在充分的3.3V,2.5V和充分混合3.3V输

    2013-3-2