型号 功能描述 生产厂家 企业 LOGO 操作

Model B Stack-Up Banana Plug Both Ends

FEATURES: ● Mates to Model #1581, 2854 or standard Banana Jack. ● Cross and vertical stacking banana plug. ● Ideal for providing jumpers or chassis boxes.

POMONA

Pomona Electronics

Silicon Controlled Rectifier

文件:76.48 Kbytes Page:2 Pages

NJSEMINew Jersey Semi-Conductor Products, Inc.

新泽西半导体新泽西半导体公司

SILICON CONTROLLED RECTIFIERS

文件:223.18 Kbytes Page:3 Pages

DIGITRON

Plug-in Signal Conditioners M-UNIT

文件:127.16 Kbytes Page:4 Pages

MSYSTEM

爱模

Plug-in Signal Conditioners M-UNIT

文件:127.16 Kbytes Page:4 Pages

MSYSTEM

爱模

ICS72-1产品属性

  • 类型

    描述

  • 型号

    ICS72-1

  • 制造商

    Thomas & Betts

  • 功能描述

    Cable Accessories Compression Splice Aluminum Orange

更新时间:2025-11-5 8:30:02
IC供应商 芯片型号 品牌 批号 封装 库存 备注 价格
EPCOS/爱普科斯
24+
127000
绝对原装正品现货假一罚十
TDK
24+
插件
7350
现货供应,当天可交货!免费送样,原厂技术支持!!!
EPCOS/爱普科斯
24+
NA/
3750
原装现货,当天可交货,原型号开票
恩XP
24+
SOT223
11016
公司现货库存,支持实单
TDK
24+
N/A
80000
只做自己库存 全新原装进口正品假一赔百 可开13%增
TDK
20+
SMD
362200
TDK原装优势主营型号-可开原型号增税票
EPCOS
25+
DIP
500
原装正品,假一罚十!
TDK
1719+
原厂原装
838
一级代理,专注军工、汽车、医疗、工业、新能源、电力
TDK/东电化
2450+
NA
9850
只做原厂原装正品现货或订货假一赔十!
TDK
原厂封装
9800
原装进口公司现货假一赔百

ICS72-1数据表相关新闻

  • ICS843002AKI-41LF

    1 Output 时钟合成器/抖动清除器 , 400 MHz 时钟合成器/抖动清除器 , 4 Output - 40 C 时钟合成器/抖动清除器 , 13.6 GHz 时钟合成器/抖动清除器 , TSSOP-64 + 70 C 0 C 时钟合成器/抖动清除器 , LMK04906 时钟合成器/抖动清除器

    2020-11-13
  • ICS843002AKI-41LF

    1 Output 时钟合成器/抖动清除器 , LVCMOS, LVDS, LVPECL 时钟合成器/抖动清除器 , 6 Output 时钟合成器/抖动清除器 , + 125 C - 40 C 时钟合成器/抖动清除器 , 1570 MHz 时钟合成器/抖动清除器 , 1750 MHz 时钟合成器/抖动清除器

    2020-7-8
  • ICS574MLFT时钟和计时器IC

    8 Output 时钟缓冲器 , 1 Output 100 MHz 时钟缓冲器 , 4 Output SOIC-8 5.5 V 时钟缓冲器 , 18 Output 时钟缓冲器 , 4 Output 时钟缓冲器 , 5 Output 50 MHz 时钟缓冲器

    2019-12-12
  • ICS557G-05ALFT只做原装现货

    瀚佳科技(深圳)有限公司: 专业销售集成电路IC.单片机.内存闪存.二三级管模块等电子元器件。

    2018-12-30
  • ICS557GI-05ALFT只做进口原装现货

    瀚佳科技(深圳)有限公司: 专业销售集成电路IC.单片.内存闪存.二三级管模块等电子元器件。

    2018-12-30
  • ICS8344BY-01-缓冲器/驱动器

    概述 该ICS8344- 01是一种低电压,低歪斜扇出缓冲器和一个成员的HiPerClockS™高性能时钟解决方案系列,从集成电路。该ICS8344- 01的设计翻译任何差分信号水平的LVCMOS水平。该低阻抗的LVCMOS输出,用于驱动50Ω 串联或并联端接传输线。有效扇出可提高到48利用的能力输出,以驱动两个系列终止线。冗余时钟应用程序可以利用双时钟输入。对偶时钟输入还有助于进行板级测试。输出使是同步的,因而可省去矮时钟脉冲其中发生在异步启用和禁用输出。低的输出被禁止时。该ICS8344- 01的特点是在充分的3.3V,2.5V和充分混合3.3V输

    2013-3-2