嵌入式处理器与控制器MPC875ZT133 是一种多功能单片机集成微处理器和外围设备的组合,可用于各种控制器应用、通信和网络系统。嵌入式处理器与控制器MPC875ZT133 比MPC860家族中其他支持ATM的成员提供了更强大的ATM功能
嵌入式处理器与控制器MPC875ZT133 由三个模块组成,每个模块使用32位内部总线:嵌入式处理器与控制器MPC875ZT133 内核、系统集成单元(SIU)和通信处理器模块(CPM)。
以下列表总结了嵌入式处理器与控制器MPC875ZT133 的主要特性:?嵌入式MPC8xx核心133 MHz?最大频率操作的外部总线是80 MHz(1:1模式)- 133 - MHz核心频率仅支持2:1模式- 66 / 80 - MHz核心频率支持1:1和2:1模式?议题,32位核心(兼容Power体系结构定义)和32 32位通用寄存器(GPRs)——核心执行分支预测条件预取和没有条件执行8-Kbyte数据缓存和8-Kbyte指令缓存(参见表1)-指令缓存是双向,set-associative 256套在2块,数据缓存是双向的,256套set-associative——缓存指令和数据缓存是在128位维护(4-word)缓存块——缓存是身体上解决,实现一个最近最少使用(LRU)置换算法,并可锁定的一个缓存块的基础上MMUs支持32项TLB,全关联指令和数据TLBs - MMUs支持4、16、512 Kbytes和8 Mbytes的多个页面大小;16个虚拟地址空间和16个保护组-先进的片上模拟调试模式?高达32位数据总线(动态总线大小为8、16和32位)32位地址线?内存控制器(8银行),包含完整的动态随机存取存储器(DRAM)芯片控制器——每一个银行都可以选择或RAS支持DRAM银行——30等待状态可编程/ DRAM内存银行——Glueless接口,希姆斯,SRAM, eprom, Flash eprom,和其他存储设备——DRAM控制器可编程支持大多数大小和速度内存接口——中科院的四行,四行,一行OE -启动芯片选择在复位时可用(8位、16位或32位内存选项)-可变块大小(32 Kbytes-256 Mbytes) -可选写保护-片内总线仲裁逻辑-通用定时器- 4个16位定时器或2个32位定时器-门模式可以启用/禁用计数-中断可以掩盖在参考匹配和事件捕获?两个快速以太网控制器(FEC)两个10/100 Mbps以太网/ IEEE Std 802.3?CDMA / CS。嵌入式处理器与控制器MPC875ZT133 该接口通过信息产业部和/或RMII?系统集成接口单元(SIU) -总线监控软件监督周期中断定时器(坑)-时钟合成器减量和时基-复位控制器安全引擎经过优化,可以处理与IPsec、SSL/TLS、SRTP、IEEE 802.11i?标准和iSCSI处理相关的所有算法。在MPC875上可用,安全引擎包含一个加密通道、一个控制器和一组加密硬件加速器(CHAs)。CHAs是:-数据加密标准执行单元(DEU) - DES, 3DES -两个密钥