型号 功能描述 生产厂家 企业 LOGO 操作
GAL18V10B-20LP

High Performance E2CMOS PLD Generic Array Logic

Description The GAL18V10, at 7.5 ns maximum propagation delay time, combines a high performance CMOS process with Electrically Erasable (E2) floating gate technology to provide a very flexible 20-pin PLD. CMOS circuitry allows the GAL18V10 to consume much less power when compared to its bipolar

Lattice

莱迪思

GAL18V10B-20LP

封装/外壳:20-DIP(0.300",7.62mm) 包装:托盘 描述:IC CPLD 10MC 20NS 20DIP 集成电路(IC) CPLD(复杂可编程逻辑器件)

ETC

知名厂家

GAL18V10B-20LP

IC CPLD 10MC 20NS 20DIP

Lattice

莱迪思

High Performance E2CMOS PLD Generic Array Logic

Description The GAL18V10, at 7.5 ns maximum propagation delay time, combines a high performance CMOS process with Electrically Erasable (E2) floating gate technology to provide a very flexible 20-pin PLD. CMOS circuitry allows the GAL18V10 to consume much less power when compared to its bipolar

Lattice

莱迪思

GAL18V10B-20LP产品属性

  • 类型

    描述

  • 型号

    GAL18V10B-20LP

  • 功能描述

    SPLD - 简单可编程逻辑器件 18 Input 10 Output 5V Low Power 20ns

  • RoHS

  • 制造商

    Texas Instruments

  • 逻辑系列

    TICPAL22V10Z

  • 大电池数量

    10

  • 最大工作频率

    66 MHz

  • 延迟时间

    25 ns

  • 工作电源电压

    4.75 V to 5.25 V

  • 电源电流

    100 uA

  • 最大工作温度

    + 75 C

  • 最小工作温度

    0 C

  • 安装风格

    Through Hole

  • 封装/箱体

    DIP-24

更新时间:2025-10-12 16:10:00
IC供应商 芯片型号 品牌 批号 封装 库存 备注 价格
LATTICE
22+
DIP-20
87803
进口原装!现货库存
17+
6200
100%原装正品现货
LATTICE
原厂封装
9800
原装进口公司现货假一赔百
Lattice
23+
SOP
5000
原装正品,假一罚十
LATTICE
24+
20-PDIP
13500
免费送样原盒原包现货一手渠道联系
LAI
25+
DIP
5555
原装正品,假一罚十!
LATT
24+
DIP20
20
Lattice Semiconductor Corporat
23+
20-DIP
11200
主营:汽车电子,停产物料,军工IC
LATTICE
20+
DIP20
35830
原装优势主营型号-可开原型号增税票
LAT
23+
65480

GAL18V10B-20LP数据表相关新闻