中央处理器LE80537LG0254MS LAET基于65纳米工艺技术的英特尔酷睿?2双处理器是基于英特尔酷睿?微架构的下一代高性能、低功耗处理器。Intel Core 2双核处理器支持基于移动Intel?965 Express芯片组和Intel?82801HBM ICH8M控制器集线器的系统。本文件包含以下处理器的电气、机械和热规范:?英特尔酷睿2双核处理器-标准电压?英特尔酷睿2双核处理器-低压?英特尔酷睿2双核处理器-超低电压?英特尔酷睿2极限处理器
注:在本文档中,Intel Core 2 Duo和Intel Core 2 Extreme处理器称为处理器,而Mobile Intel?965 Express芯片组系列称为(G)MCH。
下面的列表提供了该处理器的一些关键功能:?移动与增强性能?英特尔双核处理器架构与英特尔?宽动态执行?L1缓存来缓存(C2C)?On-die转移,主要32 kb指令缓存和32 kb回写数据缓存,每个核心?On-die多达4 mb二级缓存共享缓存与先进的传输架构?流SIMD扩展2 (SSE2),流SIMD扩展3 (SSE3)和补充流SIMD扩展3 (SSSE3)?800 mhz源同步前端总线(FSB)为英特尔酷睿2极端处理器,英特尔酷睿2双标准和低压处理器。用于英特尔酷睿2双核超低电压处理器的533-MHz FSB·高级电源管理功能,包括增强的英特尔SpeedStep?技术和动态FSB频率切换。?英特尔增强深层睡眠状态与P_LVL5 I / O支持?数字温度传感器(DTS)?英特尔?64技术?增强英特尔?虚拟化技术?英特尔?动态加速技术?增强多螺纹热管理(EMTTM)?PSI2功能?标准电压处理器提供Micro-FCPGA和Micro-FCBGA包装。低压和超低电压处理器只提供在MicroFCBGA封装。英特尔酷睿2极限处理器只提供微fcpga封装。?执行禁用位支持增强安全性
中央处理器LE80537LG0254MS LAET处理器支持单个核心级和包级的低功耗状态,以实现最优的功耗管理。
中央处理器LE80537LG0254MS LAET核心可以独立地进入C1/AutoHALT、C1/MWAIT、C2、C3和C4低功耗状态。当两个核心同时处于一个公共核心低功耗状态时,中央电源管理逻辑通过启动一个P_LVLx (P_LVL2、P_LVL3、P_LVL4或P_LVL5) I/O读入芯片组,中央处理器LE80537LG0254MS LAET确保整个处理器进入相应的包低功耗状态。
中央处理器LE80537LG0254MS LAET处理器实现了两个用于请求低功耗状态的软件接口:中央处理器LE80537LG0254MS LAET带有子状态提示的MWAIT指令扩展或P_LVLx读取到处理器I/O地址空间中映射的ACPI P_BLK寄存器块。P_LVLx I/O读取被转换为处理器内部等效的MWAIT C-state请求,并且不会直接导致处理器FSB上的I/O读取。