MT48LC2M32B2 - 512K x 32 x 4银行动态随机存储器MT48LC2M32B2P-6:G
动态随机存储器MT48LC2M32B2P-6:G 功能?pc100兼容?完全同步;所有信号均在系统时钟正边缘注册?内部流水线操作;列地址可以改变每一个时钟周期?内部银行隐藏行访问/预充电?可编程突发长度:1、2、4、8或整页?汽车预先充电,包括并发自动预先充电和自动刷新模式?自刷新模式(没有在设备)?自动刷新- 64 ms, 4096 -周期刷新(商业和工业)- 16女士,4096年周期刷新(汽车)?LVTTL-compatible输入和输出?单3.3±0.3 v电源?支持CAS延迟(CL)的1、2和3动态随机存储器MT48LC2M32B2P-6:G
选择标记梅格?配置- 2 x 32 (512 k x 32 x 4银行)2 m32b2?塑料包OCPL1 - 86销TSOP II(400毫升)标准TG - 86销TSOP II(400毫升)Pb-free P - 90球VFBGA(8毫米x 13毫米)Pbfree B5?时机-周期5 ns (200 MHz) 5 - 5.5 ns (183 MHz) -552 - 6 ns (167 MHz) 6 a3 - 6 ns (167 MHz) -62 - 7 ns (143 MHz) -72?操作温度范围-商业(0?C + 70?C)没有——工业(-40?C + 85?C)——汽车(-40?C + 105?C) AT4?修订:G /: J指出:1。不平衡的分型线。2. 只适用于G. 3修订版。只适用于J. 4修订版输入时钟:CLK由系统时钟驱动。所有的SDRAM输入信号都在CLK的正边缘采样。CLK还增加内部突发计数器并控制输出寄存器。CKE输入时钟启用:CKE激活(高)和停用(低)CLK信号。关闭时钟提供预充电断电和自动刷新操作(所有银行空闲),主动断电(任何银行中的行活动),或时钟暂停操作(突发/访问正在进行中)。CKE是同步的,除非在设备进入关机和自刷新模式之后,在退出相同模式之前,CKE都是异步的。输入缓冲区,包括CLK,在断电和自刷新模式下禁用,提供低备用电源。CKE可能被绑得很高。c#输入芯片选择:c#启用(注册低)和禁用(注册高)命令解码器。当cs#高注册时,所有命令都被屏蔽,但是已经在进行的读/写操作将继续进行,当cs#高时,DQM操作将保留其DQ掩码功能。cs#提供了多个银行系统上的外部银行选择。CS#被认为是命令代码的一部分。动态随机存储器MT48LC2M32B2P-6:G 输入命令:RAS#、CAS#和我们#(连同CS#)定义输入的命令。DQM[3:0]输入输入输出掩码:DQM采样高,是用于写访问的输入掩码信号和用于读访问的输出启用信号。输入数据在写周期中被屏蔽。在读取周期中,输出缓冲区处于高z状态(两个时钟延迟)。DQM0对应于DQ[7:0];DQM1对应于DQ[15:8];DQM2对应于DQ[23:16];DQM3对应于DQ[31:24]。动态随机存储器动态随机存储器MT48LC2M32B2P-6:G 当引用DQM时,DQM[3:0]被认为是相同的状态。输入银行地址输入:定义活动、读、写或预充命令应用于哪个银行。