XCKU115-1FLVA1517I【太航半导体】原厂XILINX封装【太航半导体】
单个Artix-7FPGA就可代替9个ASSP,还可以显著降低成本、功耗和尺寸。如今,在有线通信架构中,已超过400万个“智能”设备投入使用;并且视频点播是无处不在的;此外因特网流量每年以70%以上的速度在增长,所以无形之中,线通信架构的构建就有着永无止境的带宽需求。在应用方面的话,要求能满足目前和未来的标准要求、能与众多端点设备相连、还能在保持低功率和较小占位面积的同时将性能提高3倍,并且可支持“Interlaken”协议。但是,随着超高端FPGAVirtex-7(全球首款单芯片300G可编程桥接器)的出现,由于Virtex-7芯片在性能、带宽和功耗上可与ASIC相媲美,并且与未进行功率优化的器件相比。
XCV800-4FG676CES
XCV800-4FG676I
XCV800-4FG680
XCV800-4FG680C
XCV800-4FG680I
XCV800-4FGG680C
XCV800-4FGG680I
XCV800-4HI240C
XCV800-4HI240I
XCV800-4HQ240C
XCV800-4HQ240CES
XCV800-4HQ240I
XCV800-5BG432C
XCV800-5BG432CES
XCV800-5BG432I
XCV800-5BG560
XCV8005BG560C
XCV800-5BG560C
XCV800-5BG560CES
XCV800-5BG560I
XCV800-5BG560I0703
XCV800-5BG680
XCV800-5BGG432C
XCV800-5BGG432I
XCV800-5BGG560C
XCV800-5BGG560I
但是性能不如BRAM,毕竟BRAM才是专用的,一般是BRAM资源不够用的情况下才使用分布式RAM。反之,BRAM由一定数量固定大小的存储块构成的,使用BRAM资源不占用额外的逻辑资源,并且速度快,不过使用的时候消耗的BRAM资源只能是其块大小的整数倍,就算你只存了1bit也要占用一个BRAM。一个BRAM的大小为36KBits,并且分成两个小的BRAM各自为18KBits,排列成又分为上下两块,上半部分为RAMB18下半部分为RAMBFIFO36。在FIFO例化的时候可以将BRAM设置为FIFO时,不会使用额外的CLB资源,并且这部分RAM是真双口RAM。FPGA所采用的逻辑单元阵列LCA(LogicCellArray)内部所包括的可配置逻辑模块CLB(ConfigurableLogicBlock)、输出输入模块IOB(InputOutputBlock)和内部互连线(Interconnect)三个部分。